# RISC-V 상에서 SIMON, SPECK-CTR 병렬 구현

https://youtu.be/afDssciollk





### **SIMON**

- 2013년 미국 국가안보국에서 개발한 Feistel 구조의 경량블록 암호
- ARX(AND, Rotation, XOR) 구조

| Block Size | Key Size | Rounds | Word Size |  |  |  |
|------------|----------|--------|-----------|--|--|--|
| 32         | 64       | 32     | 16        |  |  |  |
| 48         | 72       | 36     | 24        |  |  |  |
| 40         | 96       | 30     | 24        |  |  |  |
| 64         | 96       | 42     | 32        |  |  |  |
| 64         | 128      | 44     | 32        |  |  |  |
| 06         | 96       | 52     | 40        |  |  |  |
| 96         | 144      | 54     | 48        |  |  |  |
|            | 128      | 68     |           |  |  |  |
| 128        | 192      | 69     | 64        |  |  |  |
|            | 256      | 72     |           |  |  |  |



### SPECK

- 2013년 미국 국가안보국에서 개발한 Feistel 구조의 경량블록 암호
- ARX(Addition, Rotation, XOR) 구조

| Block Size | Key Size | Rounds | Word Size | Rotation $\alpha$ | Rotation $\beta$ |  |  |
|------------|----------|--------|-----------|-------------------|------------------|--|--|
| 32         | 64       | 22     | 16        | 7                 | 2                |  |  |
| 40         | 72       | 22     | 24        |                   |                  |  |  |
| 48         | 96       | 23     | 24        |                   |                  |  |  |
| 64         | 96       | 26     | 22        |                   |                  |  |  |
| 64         | 128      | 27     | 32        |                   |                  |  |  |
| 06         | 96       | 28     | 40        | 8                 | 3                |  |  |
| 96         | 144      | 29     | 48        |                   |                  |  |  |
|            | 128      | 32     |           |                   |                  |  |  |
| 128        | 192      | 33     | 64        |                   |                  |  |  |
|            | 256      | 34     |           |                   |                  |  |  |



# SIMON 구현 기법

- 단일 평문 구현
  - 블록 이동 생략







# SIMON 병렬 구현 기법

• 레지스터 내부 정렬





# SIMON 병렬 구현 기법

#### • 로테이션 구현

|    | ·· · — ·                                                                                 |         |                      |         |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|----|------------------------------------------------------------------------------------------|---------|----------------------|---------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
|    |                                                                                          | C       | )                    | 1       | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
|    |                                                                                          | 10      | 6                    | 17      | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |
|    |                                                                                          | AND C   | )x80                 | 0800    | 00 |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|    |                                                                                          | C       | )                    |         |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 0  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|    |                                                                                          | 10      | 6                    |         |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 16 |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|    |                                                                                          | Right   | Right shift 15[>>15] |         |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| a3 | Upper bit of Upper bit of PT2[0] PT1[0]                                                  |         |                      |         |    |    |    |    |    |    |    |    |    |    |    |    |    | 0  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 0  |
|    | Lower bit of PT2[0] PT1[0]  Upper bit of PT2[1] PT1[1]  Lower bit of Lower bit of PT1[1] |         |                      |         |    |    |    |    |    |    |    |    |    |    |    |    |    | 16 |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    | 16 |
|    |                                                                                          | Left sl | Left shift 1 [<<1]   |         |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| a4 |                                                                                          | 1       | L                    | 2       | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |    |
| a5 | PT2[1] PT1[1]                                                                            | 1       | 7                    | 18      | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |    |
|    |                                                                                          | AND     | 0xF                  | FFEFF   | FE |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|    |                                                                                          | 1       | L                    | 2       | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |    | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |    |
|    |                                                                                          | 1       | 7                    | 18      | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |    | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |    |
|    |                                                                                          | Left F  | Rota                 | ation 1 | l  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|    |                                                                                          | 1       | L                    | 2       | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 |
|    |                                                                                          | 1       | 7                    | 18      | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 0  | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 0  |

# SIMON 병렬 구현 기법

• 로테이션 구현

| Οļ   | <u>선</u>           |        | <u>ተ</u> ር | 격  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|------|--------------------|--------|------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
|      | 0                  | 1      | 2          | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
|      | 16                 | 17     | 18         | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |
| AN   | O OxF              | F00F   | F00        |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|      | 0                  | 1      | 2          | 3  | 4  | 5  | 6  | 7  |    |    |    |    |    |    |    |    | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |    |    |    |    |    |    |    |    |
|      | 16                 | 17     | 18         | 19 | 20 | 21 | 22 | 23 |    |    |    |    |    |    |    |    | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |    |    |    |    |    |    |    |    |
| Righ | nt shi             | ft 8[> | >>8]       |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|      |                    |        |            |    |    |    |    |    | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |    |    |    |    |    |    |    |    | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |
|      |                    |        |            |    |    |    |    |    | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |    |    |    |    |    |    |    |    | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |
| Left | Left shift 8 [<<8] |        |            |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|      | 8                  | 9      | 10         | 11 | 12 | 13 | 14 | 15 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |    |    |    |    |    |    |    |    |
|      | 24                 | 25     | 26         | 27 | 28 | 29 | 30 | 31 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |    |    |    |    |    |    |    |    |
| A٨   | ID 0x              | FF00   | FF00       |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|      | 8                  | 9      | 10         | 11 | 12 | 13 | 14 | 15 |    |    |    |    |    |    |    |    | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |    |    |    |    |    |    |    |    |
|      | 24                 | 25     | 26         | 27 | 28 | 29 | 30 | 31 |    |    |    |    |    |    |    |    | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |    |    |    |    |    |    |    |    |
| Let  | Left Rotation 8    |        |            |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
|      | 8                  | 9      | 10         | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |
|      | 24                 | 25     | 26         | 27 | 28 | 29 | 30 | 31 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |

# SPECK 구현 기법

#### • 단일 평문 구현



```
.macro round
   lw
            a4, 0(a1) //rk
           t1, a3, 8
   srli
            t2, a3, 24
   slli
            a3, t1, t2
   or
   add
            a3, a3, a2
            a3, a3, a4
   xor
           t1, a2, 3
t2, a2, 29
   slli
   srli
            a2, t1, t2
   or
            a2, a2, a3
   xor
            a1, a1, 4
   addi
```

#### • 로테이션 구현



• 레지스터 내부 정렬



| a2 | Upper bit of PT2[0] | Upper bit of PT1[0] |
|----|---------------------|---------------------|
| a3 | Lower bit of PT2[0] | Lower bit of PT1[0] |
| a4 | Upper bit of PT2[1] | Upper bit of PT1[1] |
| a5 | Lower bit of PT2[1] | Lower bit of PT1[1] |

#### • Addition 구현



• Addition 구현



이진 연산에서 덧셈 연산  $\rightarrow$  xor 연산

• Addition 구현



| // | '하위비트     |                      |      |     |                |
|----|-----------|----------------------|------|-----|----------------|
|    | mv        | t2, a3               |      |     |                |
|    | mv        | s5, a3               | //싱  | 위비트 |                |
|    | and       | a3, a3, t5           | ,, - |     | t2 <b>,</b> a2 |
|    | mv<br>and | s6, a5<br>a5, a5, t5 |      | mv  | s5, a2         |
|    | dila      | us, us, ts           |      | and | a2, a2, s3     |
|    | add       | s7, a3, a5           |      |     |                |
|    |           | s7, s7, t3           |      |     | s6, a4         |
|    | srli      | s7, s7, 16           |      | and | a4, a4, s3     |
| ,  |           | a3, s5               | •    | xor | a2, a2, a4     |
|    | and       | a3, a3, s3           |      |     |                |
|    | mv        | a5, s6               |      | and | s5, s5, s4     |
|    | and       | a5, a5, s3           |      | and | s6, s6, s4     |
|    | xor       | a3, a3, a5           |      | ana | 30, 30, 34     |
|    | 701       | as, as, as           |      | add | a4, s5, s6     |
|    | and       | s5, s5, s4           |      |     |                |
|    | and       | s6, s6, s4           |      | add | a4, a4, s7     |
|    | add       | a5, s5, s6           |      | add | a4, a4, t3     |
|    | auu       | as, ss, so           |      | xor | a4, a4, a2     |
|    | sltu      | ra, a5, s5           | ]    | XUI | a4, a4, a2     |
|    | slli      | ra, ra, 16           |      | mv  | a2, t2         |
|    | xor       | a5, a5, a3           | -    |     |                |
|    | mv        | a3, t2               |      |     |                |

# SIMON-CTR 구현 기법

- 단일 평문 구현의 사전 연산을 통한 생략
  - 2번의 XOR 연산, 6번의 쉬프트 연산, 1번의 AND 연산, 1번의 OR 연산 생략

- 2개의 평문 병렬 구현의 사전 연산을 통한 생략
  - 10번의 XOR 연산, 10번의 쉬프트 연산, 12번의 AND 연산, 2번의 MV 연산 생략



## SPECK-CTR 구현 기법

- 단일 평문 구현의 사전 연산을 통한 생략
  - 2번의 쉬프트 연산, 1번의 ADD 연산 생략

- 2개의 평문 병렬 구현의 사전 연산을 통한 생략
  - 6번의 XOR 연산, 6번의 쉬프트 연산, 15번의 AND 연산, 5번의 ADD 연산, 10번의 MV 연산,

1번의 STLU 연산 생략



# 성능 평가

| SIMON      |          |            | SPECK      |         |            |  |  |  |  |  |
|------------|----------|------------|------------|---------|------------|--|--|--|--|--|
| Ref-C      | 1-PT     | 2-PT       | Ref-C      | 1-PT    | 2-PT       |  |  |  |  |  |
| 2,354.0004 | 728.4186 | 2,055.1203 | 1,873.4563 | 327.436 | 1,767.6488 |  |  |  |  |  |

| SIMON-CTF  | 2        |            | SPECK-CTR  |          |            |  |  |  |  |  |
|------------|----------|------------|------------|----------|------------|--|--|--|--|--|
| Ref-C      | 1-PT     | 2-PT       | Ref-C      | 1-PT     | 2-PT       |  |  |  |  |  |
| 2,354.0004 | 691.2163 | 2,021.7328 | 1,873.4563 | 325.4347 | 1,669.9448 |  |  |  |  |  |

# Q&A